Научно-производственное объединение дальней радиолокации имени академика А.Л. Минца

Инженер-разработчик / верификатор ПЛИС

220 000 - 250 000 RUR
  • Москва
  • Полная занятость
  • Полный день
  • От 1 года до 3 лет
  • ПЛИС, ЦОС, SoC, VHDL, System Verilog, RTL, Matlab, C/C++, STM32, микроконтроллеры
  • Python
  • MATLAB
  • Verilog HDL
  • C/C++
  • Английский — B1 — Средний

Компания приглашает специалистов на позицию FPGA разработчика/верификатора для решения задач, связанных с высокопроизводительными вычислениями на базе ПЛИС в области ЦОС, а также реализации высокоскоростного обмена данными и синхронизации вычислительных модулей на базе ПЛИС. Компания более 15 лет успешно разрабатывает инновационные высокопроизводительные вычислительные модули и вычислительные комплексы с применением ПЛИС.

Обязанности:

  • Разработка прошивок для ПЛИС;

  • Разработка и интеграция интерфейсных блоков, написанных на VHDL/Verilog/System Verilog с физическими уровнями ПЛИС (DDR, PCIe, Ethernet, JESD, USB);

  • Разработка SoC на базе ПЛИС на платформах Nios и Microblaze с шинной организацией инфраструктуры проекта. Разработка C/C++ кода для SoC платформ;

  • Разработка временных ограничений (constraints) как для внешних интерфейсов, так и для внутренней логики FPGA;

  • Оптимизация дизайна FPGA по частоте, ресурсам и времени создания прошивок;

  • Разработка вычислительных модулей в среде Xilinx Vivado HLS и Intel Quartus II;
  • Реализация и оптимизация алгоритмов ЦОС в ПЛИС с применением таких IP-блоков, как КИХ, БИХ фильтры, БПФ, матричные и векторные спецвычислители, IP-ядра, реализующие операция обращения матриц, цифровые генераторы радиосигналов и тд.
  • Разработка тестбенчей, верификация в модели и тестирование в аппаратуре прошивок ПЛИС;
  • Качественная оценка работоспособности реализованных в ПЛИС алгоритмов ЦОС в Matlab/Python. Оптимизация IP-блоков ЦОС по ресурсам и точности вычислений в арифметических модулях с фиксированной и плавающей запятой;
  • участие в ремонтно-диагностических работах и испытаниях разрабатываемых цифровых устройств, имеющих в составе ПЛИС;
Требования:
  • Высшее техническое образование;
  • Опыт работы с FPGA не менее 1 – 3 лет;
  • уверенное владение одним из hdl языков программирования (VHDL, Verilog, System Verilog);
  • Опыт создания тестбенчей (VHDL, System Verilog, SystemC) и верификации прошивок ПЛИС;
  • Опыт разработки систем SoC на базе ПЛИС или создания исходного кода для микроконтроллеров;
  • Владение C/C++ на базовом или начальном уровне;
  • Знание английского языка на уровне чтения технической документации
  • Приветствуется, если имеется опыт в следующих задачах:

    - Опыт реализации алгоритмов ЦОС в ПЛИС с обеспечением жесткого реального времени работы устройства в части алгоритма, обмена данными, управления устройством, контроля состояния по средствам внешних интерфейсных портов;

    - Знание теоретических основ цифровой обработки сигналов;

    - Опыт работы в Matlab/Python;

    - Желательно опыт работы в системах контроля версий svn, git.

Условия:
  • Оформление в соответствии с ТК РФ;
  • Пятидневная рабочая неделя;
  • ДМС;
  • организация выполняет работы в рамках госзаказа в части ОПК, имеется военно-учетный стол, при трудоустройстве учитываются индивидуальные моменты, связанные с воинской обязанностью нанимаемого работника;
  • Корпоративный транспорт до м.Динамо или м.Савеловская;
  • Расположение - пешая доступность 5 мин. платформа Гражданская МЦД-2;
  • Столовые, камера хранения;
  • Различные корпоративные культурные и спортивные мероприятия.